簡易檢索 / 檢索結果

  • 檢索結果:共6筆資料 檢索策略: "陳勇志".ccommittee (精準) and year="112"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    考慮可製造性設計的間距成本感知優化和高效混合單元高度詳細佈局
    • 電機工程系 /112/ 碩士
    • 研究生: 黃大維 指導教授: 方劭云
    • 混合單元高度的超大型積體電路(VLSI)已經廣泛應用以滿足不同的設計需求。由於各種與製造相關的設計考量,例如佈局相 依效應(layout dependent effects)、汲極對汲極相鄰(dra…
    • 點閱:63下載:0
    • 全文公開日期 2026/01/23 (校內網路)
    • 全文公開日期 2026/01/23 (校外網路)
    • 全文公開日期 2026/01/23 (國家圖書館:臺灣博碩士論文系統)

    2

    多重宇宙: 輕量級公平性多路徑執行微架構
    • 資訊工程系 /112/ 碩士
    • 研究生: 戴品元 指導教授: 劉一宇
    • 現代處理器因為分支預測器投機執行的特性帶來了幽靈攻擊,讓使用者有資訊外洩的疑慮。這種攻擊藉由訓練預測器來操控用戶執行某些危險的指令,透過執行這些指令,攻擊者能夠存取到原無存取權的資料,進而造成安全性…
    • 點閱:35下載:0
    • 全文公開日期 2025/01/29 (校內網路)
    • 全文公開日期 2025/01/29 (校外網路)
    • 全文公開日期 2026/01/29 (國家圖書館:臺灣博碩士論文系統)

    3

    考慮元件垂直相鄰關係之混合元件庫擺置合法化演算法
    • 電機工程系 /112/ 碩士
    • 研究生: 黃騰平 指導教授: 方劭云
    • 隨著積體電路製程不斷演進,超大型積體電路中採用混合高度元件設計已經使傳統單一高度標準元件合法化演算法變得過時。相比起較低的元件,高元件提供更大的驅動強度,但是面積和功耗也會增加。因此,現代電路經常包…
    • 點閱:224下載:5

    4

    針對可繞線性最佳化的階梯式灌孔感知細節佈局
    • 電機工程系 /112/ 碩士
    • 研究生: 林昀靜 指導教授: 方劭云
    • 隨著製程持續演進,尺寸不斷縮小,甚至達到7奈米以下,使電路性能受到金屬線阻抗的影響日益增強,為克服其所帶來的挑戰,墩柱式灌孔(via pillars)的概念應運而生。墩柱式灌孔為現代集成電路設計提供…
    • 點閱:70下載:0
    • 全文公開日期 2026/01/23 (校內網路)
    • 全文公開日期 2026/01/23 (校外網路)
    • 全文公開日期 2026/01/23 (國家圖書館:臺灣博碩士論文系統)

    5

    考慮成對間距限制的封裝繞線與繞線順序最佳化
    • 電機工程系 /112/ 碩士
    • 研究生: 邱奕賢 指導教授: 方劭云
    • 隨著技術節點和異質整合(heterogeneous integration)的演進,封裝設計變得日益複雜。為了最佳化時序性能和信號完整性 (signal integrity),必須使用不同間距值區…
    • 點閱:35下載:0
    • 全文公開日期 2026/01/23 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 2026/01/23 (國家圖書館:臺灣博碩士論文系統)

    6

    量子電路的邏輯與佈局協同優化
    • 電機工程系 /112/ 碩士
    • 研究生: 陳柏瑋 指導教授: 方劭云
    • 目前關於量子佈局合成的研究通常假設輸入的量子電路只由單量子位元與雙量子位元閘組成,然後將其映射至目標的量子電腦上。這種假設簡化了佈局合成問題,只需要確保所有受控反閘(CNOT)滿足所給的耦合圖的硬體…
    • 點閱:150下載:0
    • 全文公開日期 2025/12/04 (校內網路)
    • 全文公開日期 2025/12/04 (校外網路)
    • 全文公開日期 2025/12/04 (國家圖書館:臺灣博碩士論文系統)
    1